| Apellido y Nombre | Fecha: 22-12-2015 |
|-------------------|-------------------|
| email:            | Cuatr. cursada:   |
| Padrón:           | Turno de tp:      |

- 1) (a) Diseñar una unidad aritmético-lógica capaz de resolver apenas dos operaciones (NORCC y AND) con datos de 8 bits. Incluir la generación flags.
  - (b) En la microarquitectura ARC el incrementador de direcciones de la memoria de control tiene conexión con la memoria RAM Explique los problemas de funcionamiento que pudieran surgir si esa conexión se corta.
  - (c) Proponga un microcódigo para un procesador ARC que permita implementar la instrucción que implemente la instrucción de assembler "srl". Indique su dirección en la memoria de control. Detalle también otras microinstrucciones que resultan necesarias para su integración al ciclo de búsqueda-ejecución. Presente el contenido binario de la primera posición de memoria en que se encuentra almacenado el microcódigo propuesto para la instrucción srl.
- 2) Escribir un programa en código ARC tal que recibe a través de la pila un número de 32 bits en representación de punto flotante, lo multiplica por 2 y escriba el resultado en un dispositivo de salida que se encuentra mapeado en la dirección B0001010h.
  - La operación de duplicar el valor en punto flotante es llevada a cabo por una rutina declarada en un módulo diferente al programa principal que el programa principal con quien intercambia argumentos via la pila. Si el resultado excede el rango de representación, devuelve "infinito" La operación de escribir el resultado en el periférico es llevada a cabo por un rutina declarada en el mismo módulo. Esta recibe a través de la pila dos argumentos: el valor de 32 bits y la dirección donde escribirlo.

Se pide escribir código para el programa principal y las dos rutinas.

- 3) Describa detalladamente los pasos necesarios para que se genere un archivo ejecutable a partir del código propuesto en el punto anterior e explique de que modo ese archivo es ejecutado cuando el operador de la computadora así lo requiere.
- 4) Explique porqué se espera que un procesador que opera con memoria cache lo haga más rápidamente que otro idéntico pero sin memoria cache.

|                                                        | 31.3 | 0 39 39    | 27 26 2       | 5 24 13      | 22 21 20                                  | 1 18                 | 17 16               | 15 14         | 13 :           | 1.11     | 100      | )9 ( | 8 07 | 7 0.6 1 | 05 06                    | 93 02                   | 010   |
|--------------------------------------------------------|------|------------|---------------|--------------|-------------------------------------------|----------------------|---------------------|---------------|----------------|----------|----------|------|------|---------|--------------------------|-------------------------|-------|
| ETHI Format                                            | 0 0  |            | rd            | op:          | 2                                         |                      |                     |               | l              | in       | 122      |      |      |         |                          |                         | · ·   |
| ranch Format                                           | 0 0  | 0          | cond          | T op:        | 2                                         | -1-1                 | 11                  | <del></del>   |                | dis      | p22      | 2    | 1    |         |                          |                         |       |
| ALL format                                             | 31 3 | 0 29 28    | 27 26 2       | 5 24 13<br>T | 22 21 20                                  | 1 18                 | 17 16<br>di         | 15 14<br>.sp3 | 13 1<br>0<br>1 | : 1:<br> | '0'      | )3 ( | 9 07 | 7 06    | 05 04                    | 02 02                   | 010   |
| rithmetic                                              | 31 3 | 0 29 23    | 27 26 2<br>rd | 5 24 23      | 22 21 20<br>op3                           | 1 12                 | 17 16<br>rsl        | 15 14         | 0 1            | 2 11     | 0        | T    | 0 0  | 1       | 05 04                    | 03 02                   | 1 1   |
| ormats                                                 | 31 3 |            | rd<br>27 26 2 | S 24 23      | op3<br>22 21 20                           | 1 - 18               | rs1<br>17 16        | 15 14         | 13 !           | <br>::   |          | 39.0 | 1    | mm1     | -                        | 03 02                   | 010   |
| emory Formats                                          | 1 1  | ++         | rd<br>rd      |              | op3<br>op3                                |                      | rs!<br>rs!          |               | 0              | 3 0      | 0        | 0    | o o  | mm.     | 13                       | rs                      | 2<br> |
| op Format                                              |      | op2        | Ins           | t.           | орз                                       | =qo)                 | 10)                 |               | p3             | (<       | ) = (] ( | 11)  |      | cc      | ond                      | bra                     | nch   |
| 00 SETHI/Bras<br>01 CALL<br>10 Arithmetic<br>11 Memory |      | 010<br>100 | 650000000     |              | 01000<br>01000<br>01001<br>01011<br>10011 | 1 ar<br>0 or<br>0 or | ndee<br>ree<br>rnee |               |                |          | ld       |      |      | 01      | 001<br>101<br>110<br>111 | be<br>bcs<br>bne<br>bvs | g     |

| $F_3$ $F_2$ $F_1$ $F_2$ | Operation      |
|-------------------------|----------------|
| 0 0 0                   | ANDCC (A, B)   |
| 0 0 0                   | ORCC (A, B)    |
| 0 0 1 0                 | NORCC (A, B)   |
| 0 0 1                   | ADDCC (A, B)   |
| 0 1 0                   | SRL (A, B)     |
| 0 1 0                   | I AND (A, B)   |
| 0 1 1 0                 | OR (A, B)      |
| 0 1 1                   | NOR (A, B)     |
| 1 0 0                   | ) ADD (A, B)   |
| 1 0 0                   | LSHIFT2 (A)    |
| 1 0 1                   | D LSHIFT10 (A) |
| 1 0 1                   | l SIMM13 (A)   |
| 1 1 0                   | 0 SEXT13 (A)   |
| 1 1 0                   | I INC (A)      |
| 1 1 1                   | 0 INCPC (A)    |
| 1 1 1                   | RSHIFT5 (A)    |

| $C_2$ | $C_1$ | $C_0$ | Operation                    |
|-------|-------|-------|------------------------------|
| 0     | 0     | 0     | Use NEXT ADDR                |
| 0     | 0     | 1     | Use JUMP ADDR if n = 1       |
| 0     | 1     | 0     | Use JUMP ADDR if $z = 1$     |
| 0     | 1     | 1     | Use JUMP ADDR if v = 1       |
| 1     | 0     | 0     | Use JUMP ADDR if c = 1       |
| 1     | 0     | 1     | Use JUMP ADDR if IR [13] = 1 |
| 1     | 1     | 0     | Use JUMP ADDR                |
| 1     | 1     | 1     | DECODE                       |

## 1. Ejercicio 1



b) El CSAI tiene como input un bit ACK proveniente de la memoria principal. Este bit es enviado para indicar que termino un proceso de escritura/lectura en la memoria RAM y hasta que este bit no se envíe la misma no se incrementará. En caso que se corte la conexión el CSAI jamás se enteraría el cese de la operación, no pudiéndole así mandar la nueva instrucción al MUX de direcciones de memoria de control. Podría pasar que se pase a la siguiente instruc-

ción sin haber terminado la actual, almacenando/leyendo así cosas incorrectas.



de memoria de control

```
c) srl: op = 10 \text{ op} 3 = 100110
  1101001100 = 1688
  O: R[IR] <-- AND(R[PC], R[PC]); READ;
  1: DECODE
  1688: IF R[IR[13]] THEN GOTO 1690;
  1689: R[rd] <-- SRL(R[rs1], R[rs2]); GOTO 2047
  1690: R[temp0] <-- SIMM13(R[IR]);
  1691: R[rd] <-- SRL (R[rs1], R[temp0]); GOTO 2047;
  2047: R[pc] <-- INCPC(R[pc]); GOTO 0;
```

- 0: Pone el bus de direcciones de memoria con pc, pone el bus de datos desde memoria a IR lee memoria.
- 1: Decodifica la microinstrucción inicial 2047: Incrementa el program counter en 4(próxima linea) y llama a 0 para completar el ciclo de fecth. MIR en 1688:



2. Ejercicio 2
Ejercicio de assembler muy difícil el cual elijo creer que no me tomarán

## 3. Ejercicio 3



El ensamblador genera un listado que incluye la tabla de símbolos y el código objeto que contempla: la primera instrucción a ejecutar, los módulos externos y globales e información de código realocable. Esto ultimo es util para el linker.

El linker toma estos módulos y los junta en un código ejecutable solucionando las necesidades de relocalizar el código. Por ejemplo, en caso de que haya dos modulos declarados en la misma posicion, con la infotmación brindada por el ensamblador el linker se encarga de ver cuales simbolos son reubicables, es decir que cosas puede mover para evitar que los módulos se pisen.

Por ultimo, el loader carga el programa del disco a memoria para que sea ejecutado.

## 4. Ejercicio 4

Un procesador caché tiende a operar mas rápido por el principio de localidad. La caché es una memoria pequeña y rápida ubicada física y lógicamente cerca del procesador por lo cual es mucho más rápida que la memoria RAM y disminuye el tiempo de acceso a los datos.

Almacena a los bloques de código a los que se acceden.

Localidad temporal: las palabras de memoria accedidas recientemente tienen una alta probabilidad de volver a ser accedidas en el futuro cercano. La localidad temporal de los programas viene motivada principalmente por la existencia de bucles.

Localidad espacial: las palabras próximas en el espacio de memoria a las recientemente referenciadas tienen una alta probabilidad de ser también referenciadas en el futuro cercano. Es decir, que las palabras próximas en memoria tienden a ser referenciadas juntas en el tiempo. La localidad espacial viene motivada fundamentalmente por la linealidad de los programas (secuenciamiento lineal de las instrucciones) y el acceso a las estructuras de datos regulares.

Como el acceso a los datos es una de las operaciones mas costosas en termino de tiempo, la memoria cache al almacenar los bloques de código que tienden a ser los mas usados en ella, disminuye este tiempo ahorrando la búsqueda de datos en memoria. Puede suceder un fallo de caché que se da cuando el contenido de la dirección no se encuentre en ningún bloque ubicado en alguna línea de la caché.